Postingan

Menampilkan postingan dari Juni, 2023

Laporan 2 Modul 4

Gambar
[KEMBALI KE MENU SEBELUMNYA] Laporan Akhir 2 DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Percobaan 4. Prinsip Rangkaian 5. Analisa 6. Video 7. Link Download 1. Jurnal  [Kembali] Jurnal Praktikum Jurnal Praktikum 2. Alat dan Bahan  [Kembali] Panel Panel DL 2203C   Panel DL 2203D   Panel DL 2203S Kabel Jumper Jumper 3. Rangkaian Simulasi [Kembali] Rangkaian simulasi dengan Proteus 4. Prinsip Rangkaian  [Kembali]      Rangkaian ini merupakan rangkaian seven segment yang mana, terdiri dari 7 switch, switch 1 - 4 terhubung ke pin A - D, setiap output yang ditampilkan akan sesuai dengan masukan input yang diberikan. LSB terletak pada switch atas (switch 1) sedangkan MSB terletak di bawah (switch 4). Misal switch 4 = 1, 3 = 0, 2 = 0, 1 = 0, jika diurutkan maka akan menjadi 0001, ini akan menampilkan angka 1 pada seven segment.      Lalu begitu seterusnya. 3 pin yang di bawahnya ada pin BI/RBO, RBI, LT. 3 pin ini merupakan pin aktif-low, saat pin BI/RBO akt

Laporan 1 Modul 4

Gambar
[KEMBALI KE MENU SEBELUMNYA] Laporan Akhir 1 DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Percobaan 4. Prinsip Rangkaian 5. Analisa 6. Video 7. Link Download 1. Jurnal  [Kembali] Jurnal Praktikum Jurnal Praktikum 2. Alat dan Bahan  [Kembali] Panel Panel DL 2203C   Panel DL 2203D   Panel DL 2203S Kabel Jumper Jumper 3. Rangkaian Simulasi [Kembali] Rangkaian simulasi dengan Proteus 4. Prinsip Rangkaian  [Kembali]     Rangkaian ini merupakan rangkaian shift register yang terdiri dari 4 D flip-flop. Shift register sendiri memiliki prinsip kerja menggeser keluaran. Ada setidaknya 4 jenis shift register, SISO, SIPO, PISO, dan PIPO. Yang mana jika kondisinya serial, maka akan masuk atau keluar secara bergantian, namun ketika kondisinya paralel, maka akan masuk ataupun keluar secara bersamaan. Pada rangkaian ini, kaki Q di-inputkan pada keluaran kaki gerbang AND, yang mana kaki gerbang AND ini terhubung salah satunya ke sinyal clock, dan satunya lagi ke swit

Tugas Pendahuluan 2 - Shift Register & Seven Segment

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4. Prinsip Kerja 5. Download Tugas Pendahuluan 2 Modul 4 Shift Register & Seven Segment 1. Kondisi  [Kembali] Modul 4 Percobaan 2 Kondisi 2 Buatlah rangkaian seperti gambar percobaan 2 dengan menggunakan seven segment common anoda 2. Gambar Rangkaian Simulasi  [Kembali] Percobaan 1 Kondisi 2 gambar rangkaian 3. Video Simulasi  [Kembali] 4. Prinsip Kerja  [Kembali]     Rangkaian ini merupakan rangkaian seven segment yang mana, terdiri dari 7 switch, switch 1 - 4 terhubung ke pin A - D, setiap output yang ditampilkan akan sesuai dengan masukan input yang diberikan. LSB terletak pada switch atas (switch 1) sedangkan MSB terletak di bawah (switch 4). Misal switch 4 = 1, 3 = 0, 2 = 0, 1 = 0, jika diurutkan maka akan menjadi 0001, ini akan menampilkan angka 1 pada seven segment. Lalu begitu seterusnya.     3 pin yang di bawahnya ada pin BI/RBO, RBI, LT. 3 pin i

Tugas Pendahuluan 1 - Shift Register & Seven Segment

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4. Prinsip Kerja 5. Download Tugas Pendahuluan 1 Modul 4 Shift Register & Seven Segment 1. Kondisi  [Kembali] Percobaan 1 Kondisi 4 Buatlah rangkaian seperti gambar percobaan 1 dengan menggunakan D flip flop 2. Gambar Rangkaian Simulasi  [Kembali] Percobaan 1 Kondisi 4 Gambar Rangkaian 3. Video Simulasi  [Kembali] 4. Prinsip Kerja  [Kembali]     Rangkaian ini merupakan rangkaian shift register yang terdiri dari 4 D flip-flop. Shift register sendiri memiliki prinsip kerja menggeser keluaran. Ada setidaknya 4 jenis shift register, SISO, SIPO, PISO, dan PIPO. Yang mana jika kondisinya serial, maka akan masuk atau keluar secara bergantian, namun ketika kondisinya paralel, maka akan masuk ataupun keluar secara bersamaan.     Pada rangkaian ini, kaki Q diinputkan pada keluaran kaki gerbang AND, yang mana kaki gerbang AND ini terhubung salah satunya ke sinyal clock,

Modul 4 - Shift Register & Seven Segment

Gambar
Assalamua'alaikum, ahlan wa sahlan, semoga Allah Meridhoi kita semua DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Percobaan Percobaan ... Tugas Pendahuluan 1 Tugas Pendahuluan 2 Laporan Akhir 1 Laporan Akhir 2 Modul IV Shift Register & Seven Segment 1. Tujuan  [Kembali] 1.1  Merangkai dan Menguji Shift Register 2. Merangkai dan menguji aplikasi Shift Register pada Seven Segment 2. Alat dan Bahan  [Kembali] Panel DL 2203C   Panel DL 2203D   Panel DL 2203S Kabel Jumper Jumper 3. Dasar Teori  [Kembali] 4.3.1 Shift register Register geser (shift register) merupakan salah satu piranti fungsional yang banyak digunakan dalam sistem digital. Tampilan pada layar kalkulator dimana angka bergeser ke kiri setiap kali ada angka baru yang diinputkan menggambarkan karakteristik register geser tersebut. Register geser ini terbangun dari flip-flop. Register geser dapat digunakan sebagai memori sementara, dan data yang tersimpan d

Laporan 1 - Counter

Gambar
[KEMBALI KE MENU SEBELUMNYA] Laporan Akhir 1 DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Percobaan 4. Prinsip Rangkaian 5. Analisa 6. Video 7. Link Download 1. Jurnal  [Kembali] 2. Alat dan Bahan  [Kembali] Panel Panel DL 2203C   Panel DL 2203D   Panel DL 2203S Kabel Jumper Jumper 3. Rangkaian Simulasi [Kembali] Percobaan 1 Kondisi 2 Foto Rangkaian Simulasi Gambar Rangkaian Gambar Rangkaian Berjalan 4. Prinsip Rangkaian  [Kembali]      Rangkaian ini merupakan rangkaian counter asinkronus, yang mana sinyal clocknya merupakan hasil output dari rangkaian flip-flop sebelumnya.     Di sini terdiri dari 8 buat T flip-flop yang terangkai. Logic probe digunakan sebagai tampilan output dari counter, yang mana counter ini menghitung dari 0-255, karena 2`n - 1.     Rangkaiannya akan berjalan di saat switch dipindah ke 1, karena flip-flopnya merupakan aktif-low, dan saat switch sama-sama bernilai 0, maka hasil output akan sama-sama 1.  5. Analisa [Kembali]

Laporan 2 - Counter

Gambar
[KEMBALI KE MENU SEBELUMNYA] Laporan Akhir 2 DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Percobaan 4. Prinsip Rangkaian 5. Analisa 6. Video 7. Link Download 1. Jurnal  [Kembali] 2. Alat dan Bahan  [Kembali] Panel Panel DL 2203C   Panel DL 2203D   Panel DL 2203S Kabel Jumper Jumper 3. Rangkaian Simulasi [Kembali] Percobaan 1 Kondisi 2 Rangkaian simulasi 4. Prinsip Rangkaian  [Kembali]      Pada rangkaian ini, terdapat merupakan rangkaian T Flip-flop pada flip-flop tersebut terdapat S dan R, S berfungsi untuk mengubah output Q menjadi 1, sedangkan jika R aktif dan S tidak, maka akan mengubah Q menjadi 0.     Jika ke duanya sama-sama aktif S-R, maka outputnya akan sama-sama 1, dan ini merupakan kondisi terlarang.    Ketika kedua switch sama-sama mati, maka clock akan mengambil alih inputannya, yang mana akan menyesuaikan perubahannya dengan waktu naik. 5. Analisa [Kembali] Pada percobaan 2a dan 2b, terdapat perbedaan pada clocknya. Pada percobaan 2

Tugas Pendahuluan 2 - Counter

Gambar
[KEMBALI KE MENU SEBELUMNYA] Tugas Pendahuluan Modul 3 Counter DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4. Prinsip Kerja 5. Download 1. Kondisi  [Kembali] Modul 3 Percobaan 2 Kondisi 13 Buatlah rangkaian seperti gambar percobaan 2 ubah besar sumber dengan 3.3 v dengan output seven segment common katoda 2. Gambar Rangkaian Simulasi  [Kembali] Percobaan 2 Kondisi 13 Gambar Rangkaian 3. Video Simulasi  [Kembali] 4. Prinsip Kerja  [Kembali]     Pada rangkaian ini juga merupakan counter asinkronus, yang mana terdiri dari IC 74LS90 dan 7493.  IC 4511 berfungsi mengubah BCD menjadi seven segment yang akan ditampilkan dalam bentuk angka desimal.      Pada IC 74LS90 s aklar 1 dan 2 digunakan sebagai PIN reset,   dan untuk IC 7493  saklar 5 dan 6 digunakan sebagai PIN reset. Pin reset di sini berfungsi menampilkan angka 0.     Saat clock ditempatkan di B, angka-angka yang muncul akan berurutan, namun di saat dipindahkan ke A, angka yang mun