Tugas Pendahuluan 1 - Shift Register & Seven Segment



Tugas Pendahuluan 1 Modul 4 Shift Register & Seven Segment



1. Kondisi [Kembali]
Percobaan 1 Kondisi 4
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunakan D flip flop

Percobaan 1 Kondisi 4

Gambar Rangkaian





4. Prinsip Kerja [Kembali]

    Rangkaian ini merupakan rangkaian shift register yang terdiri dari 4 D flip-flop. Shift register sendiri memiliki prinsip kerja menggeser keluaran. Ada setidaknya 4 jenis shift register, SISO, SIPO, PISO, dan PIPO. Yang mana jika kondisinya serial, maka akan masuk atau keluar secara bergantian, namun ketika kondisinya paralel, maka akan masuk ataupun keluar secara bersamaan.

    Pada rangkaian ini, kaki Q diinputkan pada keluaran kaki gerbang AND, yang mana kaki gerbang AND ini terhubung salah satunya ke sinyal clock, dan satunya lagi ke switch 5, jadi kondisi register tadi akan terjadi si saat switch 5 kondisi hidup. Di saat switch 6 kita hidupkan, maka akan terlihat muncul angka 1 pada probe, dan ketika kita matikan, akan terlihat angka 1 tadi bergeser hingga habis.
    Hal ini terjadi karena switch 6 terhubung ke kaki D, dan kaki D akan mengeluarkan output yang sama terhadap keluaran kaki Q. Lalu selanjutnya, kaki Q inilah yang akan menjadi inputan ke kaki flip-flop selanjutnya, hingga flip-flop terakhir.
    Saat switch 4 dihidupkan, maka akan terlihat seluruh logic probe menampilkan angka 1, karena switch 4 terhubung ke kaki Set. Saat switch 7 dihidupkan, maka akan terlihat seluruh logic probe menampilkan angka 0, karena switch 7 terhubung ke kaki reset. Namun saat switch 4 dan 7 sama-sama dihidupkan, maka ini akan menjadi kondisi terlarang, karena set dan reset sama-sama hidup.

File HTML klik di sini
Rangkaian Simulasi Proteus klik di sini
File Video Rangkaian klik di sini
Datasheet 74LS112 klik di sini







Komentar