Postingan

Menampilkan postingan dari Mei, 2023

Tugas Pendahuluan 2 Flip-Flop

Gambar
[KEMBALI KE MENU SEBELUMNYA] Tugas Pendahuluan Modul 2 Flip-Flop DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4. Prinsip Kerja 5. Download 1. Kondisi  [Kembali] Percobaan 2 Kondisi 23 Buatlah   rangkaian   T   flip   flop   seperti   pada   gambar   pada   percobaan   2   dengan ketentuan input B0=0, B1=1, B2=clock 2. Gambar Rangkaian Simulasi  [Kembali] Percobaan 2 Kondisi 23 Rangkaian simulasi 3. Video Simulasi  [Kembali] Percobaan 2 Kondisi 23 4. Prinsip Kerja  [Kembali]     Pada rangkaian ini, terdapat merupakan rangkaian T Flip-flop pada flip-flop tersebut terdapat S dan R, S berfungsi untuk mengubah output Q menjadi 1, sedangkan jika R aktif dan S tidak, maka akan mengubah Q menjadi 0.      Jika ke duanya sama-sama aktif S-R, maka outputnya akan sama-sama 1, dan ini merupakan kondisi terlarang.    Ketika kedua switch sama-sama mati, maka clock akan mengambil alih inputannya, yang mana akan menyesuaikan perubahannya dengan waktu

Tugas Pendahuluan 1 Flip-Flop

Gambar
[KEMBALI KE MENU SEBELUMNYA] Tugas Pendahuluan Modul 2 Flip-Flop DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4. Prinsip Kerja 5. Download 1. Kondisi  [Kembali] Percobaan 1 Kondisi 20 Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care dengan led diganti  logic probe 2. Gambar Rangkaian Simulasi  [Kembali] Percobaan 1 Kondisi 20 Gambar Rangkaian 3. Video Simulasi  [Kembali] Percobaan 1 Kondisi 20 4. Prinsip Kerja  [Kembali]     Pada rangkaian ini, terdapat D Flip-flop dan JK flip-flop, pada masing-masing terdapat S dan R, S berfungsi untuk mengubah output Q menjadi 1, sedangkan jika R aktif dan S tidak, maka akan mengubah Q menjadi 0.      Jika ke duanya sama-sama aktif S-R, maka outputnya akan sama-sama 1, dan ini merupakan kondisi terlarang. Untuk mengubah nilai Q dengan sinyal clock,

Modul 2 FLIP-FLOP

Gambar
Assalamua'alaikum, ahlan wa sahlan, semoga Allah Meridhoi kita semua DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Percobaan Percobaan ... Tugas Pendahuluan 1 Tugas Pendahuluan 2 Laporan Akhir 1 Laporan Akhir 2 MODUL 2 - FLIP FLOP 1. Tujuan  [Kembali]    Merangkai dan menguji rangkaian flip-flop 2. Alat dan Bahan  [Kembali] Panel DL 2203C   Panel DL 2203D   Panel DL 2203S Kabel Jumper Jumper 3. Dasar Teori  [Kembali]  Panel DL 2203C    Panel DL 2203D    Panel DL 2203S    4. Jumper 3. Dasar Teori   [Kembali]      Flip-flop adalah rangkaian elektronika yang memiliki dua kondisi stabil dan dapat digunakan untuk menyimpan informasi. Flip-flop merupakan pengaplikasian gerbang logika yang bersifat Multivibrator Bistabil. Dikatakan Multibrator Bistabil karena kedua tingkat tegangan keluaran pada Multivibrator tersebut adalah stabil dan hanya akan mengubah situasi tingkat tegangan keluarannya saat dipicu (trigger).  Flip-flop mempunyai

running text

tes

Jadwal Sholat

Gambar

Laporan Akhir 1

Gambar
[KEMBALI KE MENU SEBELUMNYA] Laporan Akhir 1 DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Percobaan 4. Prinsip Rangkaian 5. Analisa 6. Video 7. Link Download 1. Jurnal  [Kembali] 2. Alat dan Bahan  [Kembali] Panel Panel DL 2203C   Panel DL 2203D   Panel DL 2203S Kabel Jumper Jumper 3. Rangkaian Simulasi [Kembali] Rangkaian modul Rangkaian simulasi dengan Proteus 4. Prinsip Rangkaian  [Kembali] Pada percobaan ini, kita menggunakan switch SPDT dengan switch B1 dan B0, di rangkaian ini, ada beberapa gerbang logika, di antaranya OR, AND, NOR, XOR, NOT, NAND, dan XNOR. Nantinya kaki gerbang akan dihubungkan ke masing-masing inputan B1 dan B0, kecuali gerbang NOT, diinputkan ke B1. Di sini nanti akan terdapat sekitar 4 kondisi, B1 = 0, B0 = 0 ; B1 = 0, B0 = 1 ; B1 = 1 , B0 = 0 ; B1 = 1; B0 = 1. Tentunya setelah dihubungkan, lalu kita jalankan simulasinya. Setelah itu kita dapatkan hasil yang sesuai dengan karakteristik dari masing-masing gerbang logika.

Laporan Akhir 2

Gambar
[KEMBALI KE MENU SEBELUMNYA] Laporan Akhir 2 DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Percobaan 4. Prinsip Rangkaian 5. Analisa 6. Video 7. Link Download 1. Jurnal  [Kembali] 2. Alat dan Bahan  [Kembali] Panel Panel DL 2203C   Panel DL 2203D   Panel DL 2203S Kabel Jumper Jumper 3. Rangkaian Simulasi [Kembali] 4. Prinsip Rangkaian  [Kembali] Percobaan 2 Kondisi 7 Rangkaian Sederhana 1: Gerbang XOR mendapatkan input dari switch B dan D. XOR,  merupakan ekslusif OR yang jika input di saat dijumlahkan bernilai ganjil, maka output bernilai 1, di saat bernilai genap, maka output bernilai 0. Karena di rangkaian ini gerbang XOR menerima 2 buah input, karena di sini terdapat bilangan 1 0, maka jumlahnya ganjil, sehingga outputnya 1. Gerbang AND menerima inputan dari A, C', D. karena gerbang AND ini memiliki logika perkalian, sehingga 1x1x1 = 1, sehingga outputnya 1. Gerbang OR menerima input dari output gerbang XOR dan AND. Logika dari gerbang O

Tugas Pendahuluan 2

Gambar
[KEMBALI KE MENU SEBELUMNYA] Modul I Gerbang Logika Dasar & Monostable Multivibrator DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4. Prinsip Kerja 5. Download 1. Kondisi [Kembali] Modul 1 Percobaan 2 Kondisi 7 Buatlah rangkaian seperti pada modul percobaan, kemudian buatlah kondisi dengan inputan berupa saklar SPDT . • Rangkaian Sederhana 1 : B= 1, D=0, A=0, C’=1, D= 1 • Rangkaian Sederhana 2 : B= 1, D=0, A= 1, B=1, C’=0 2. Gambar Rangkaian Simulasi [Kembali] Percobaan 2 Kondisi 7 Gambar rangkaian sebelum disimulasikan Gambar rangkaian setelah disimulasikan 3. Video Simulasi  [Kembali] Percobaan 2 Kondisi 7 4. Prinsip Kerja  [Kembali] Percobaan 2 Kondisi 7 Rangkaian Sederhana 1: Gerbang XOR mendapatkan input dari switch B dan D. XOR,  merupakan ekslusif OR yang jika input di saat dijumlahkan bernilai ganjil, maka output bernilai 1, di saat bernilai genap, maka output bernilai 0. Karena di rangkaian ini gerbang XOR menerima 2

Tugas Pendahuluan 1

Gambar
[KEMBALI KE MENU SEBELUMNYA] Modul I Gerbang Logika Dasar & Monostable Multivibrator DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4. Prinsip Kerja 5. Download 1. Kondisi  [Kembali] Modul 1 Percobaan 1 Kondisi 5 Buatlah sebuah rangkaian lengkap yang memuat 3 gerbang AND dengan 3 input dan 4 input, kemudian gerbang NOR dengan 3 dan 4 input, kemudian 1 gerbang XOR dan 1 gerbang XNOR. Dan output akhir rangkaian keseluruhannya ditunjukkan dengan LED atau LOGIC PROBE. Dimana input awal berupa 4 saklar SPDT 2. Gambar Rangkaian Simulasi  [Kembali] Percobaan 1 Kondisi 5 Gambar rangkaian sebelum disimulasikan Gambar rangkaian setelah disimulasikan 3. Video Simulasi  [Kembali] Percobaan 1 Kondisi 5 4. Prinsip Kerja  [Kembali] Percobaan 1 Kondisi 5 Percobaan ini terdiri dari komponen penyusun 3 gerbang AND dengan 3 input dan 4 input, kemudian gerbang NOR dengan 3 dan 4 input, kemudian 1 gerbang XOR dan 1 gerbang XNOR. Dan output akhir