Tugas Pendahuluan 1 Flip-Flop





Tugas Pendahuluan Modul 2 Flip-Flop



1. Kondisi [Kembali]
Percobaan 1 Kondisi 20
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care dengan led diganti logic probe

Percobaan 1 Kondisi 20

Gambar Rangkaian



3. Video Simulasi [Kembali]

Percobaan 1 Kondisi 20



4. Prinsip Kerja [Kembali]

    Pada rangkaian ini, terdapat D Flip-flop dan JK flip-flop, pada masing-masing terdapat S dan R, S berfungsi untuk mengubah output Q menjadi 1, sedangkan jika R aktif dan S tidak, maka akan mengubah Q menjadi 0.

    Jika ke duanya sama-sama aktif S-R, maka outputnya akan sama-sama 1, dan ini merupakan kondisi terlarang. Untuk mengubah nilai Q dengan sinyal clock, maka kita perlu menjadikan R-S ke 0, lalu kita jadikan input switch pada Q sesuai dengan output yang kita inginkan, selanjutnya kita melakukan trigger pada clock untuk mendapatkan perubahan nilai.
    Selanjutnya pada JK flip-flop, memiliki prinsip yang hampir sama dengan D flip-flop tadi. J dan K sebagai inputan kondisionalnya, dan clock sebagai trigger.

File HTML klik disini
Rangkaian Simulasi Proteus klik disini
File Video Rangkaian klik disini
Datasheet D flip-flop klik disini
Datasheet JK flip-flop klik disini







Komentar